omniture

K-micro 宣布 XGPON1 OLT 应用突发模式 CDR 上市

2011-04-18 06:46 9438

- 面向 XGPON1 OLT 的 CDR SerDes PHY 可用于 ASIC 集成并当作独立芯片使用

加州圣荷西2011年4月18日 /美通社亚洲/ -- 先进 PON ASIC 领域的领导者 K-micro (Kawasaki Microelectronics America, Inc.) 针对 XGPON1 OLT 应用公布了一款新的突发模式 CDR SerDes PHY(时钟与数据恢复串行解串器物理层)。这款芯片现在可用于 ASIC 集成的 65nm 和40nm 过程技术,能锁定16比特内2.488 Gb/s 的上游数据突发。新的 SerDes 还可用作独立芯片来支持参考设计。另外,CDR SerDes 能通过配置在 GPON 标准的光路终端 (OLT) 解决方案(运行达到1.25 Gb/s)中改善突发模式锁定时间。

K-micro 美国地区首席技术官 Vijay Pathak 博士表示:“SerDes 功能丰富,性能极高,将使我们的客户能通过一个单独的芯片提供多种解决方案。随着面向 XGPON 的新型 CDR SerDes 的上市,K-Micro 的 ASIC 解决方案能覆盖所有 PON 标准:BPON、EPON、GPON、10G EPON 和 XGPON1。公司以其全球较快的锁定时间(10G EPON OLT 的 CDR 达50ns)引领 PON PHY 技术领域,并为 PON 应用提供高度集成的 ASIC 解决方案。未来,K-micro 会将这一能力拓展至更高数据速率,并为新一代 XGPON1网络提供 OLT SerDes 解决方案。”

SerDes 具有全面的灵活性,能根据光收发机特征和其它系统的特征和反应时间进行调整。CDR 在突发模式运行中的高抖动容限为0.6 UI,使其能与多种光收发机一起使用。除了突发模式运行外,CDR 在连续工作模式下还能允许更高抖动容差。

其它关键特征包括:

  • 智能内建自测 (BIST) -- 能批量测试效仿真正系统环境的多种测试格式
  • 高抖动容限
  • 低抖动产生
  • 在 10G XGPON1、GPON 和 EPON 中轻松为所有 ONU 和 OLT 应用进行配置

这种计算芯片现已上市,符合条件的 ASIC 客户还可以免费获取。

K-micro (Kawasaki Microelectronics America) 简介

K-micro 的创新 ASIC 技术和世界级设计支持应用于消费电子、计算机、办公自动化、网络和存储市场。该公司是下列工业标准化组织的活跃成员:SCSI 存储接口 INCITS(信息技术标准化国际委员会)T10技术委员会、PCI-SIG(PCI 接口特别兴趣组)、USB应用论坛、UPnP(通用即插即用接口论坛)、DDWG(数字显示工作组)、HomePNA(家用电话网络联盟)、ITU(国际电信联盟)、OCP-IP(开放互连协议国际关系)等。K-micro公司在圣荷西、台北、东京成立了设计中心。关于 K-micro 公司的更多信息,请致电408-570-0555或访问公司网站 http://www.k-micro.us

消息来源:K-micro
China-PRNewsire-300-300.png
全球TMT
微信公众号“全球TMT”发布全球互联网、科技、媒体、通讯企业的经营动态、财报信息、企业并购消息。扫描二维码,立即订阅!
collection